TSMCのCoWoS | om-labのブログ
Amebaホームピグアメブロ
芸能人ブログ人気ブログ
新規登録
ログイン

om-labのブログ

65歳研究開発技術者です。仕事を探しています。

東大工学部物理工学科卒業で、CAD/CAM/CAEや、社内IT、生成AI利用技術開発などが守備範囲です。

  • ブログトップ
  • 記事一覧
  • 画像一覧
  • 動画一覧

    TSMCのCoWoS

    TSMCのCoWoS


    Grokで調査


    TSMCの高性能・高密度パッケージング技術「CoWoS」(前編):福田昭のデバイス通信(106) TSMCが解説する最先端パッケージング技術(5)(1/2 ページ) - EE Times Japan

    2017/04/26の記事

     
    TSMCの高性能・高密度パッケージング技術「CoWoS」(前編)今回から前後編に分けて「CoWoS(Chip on Wafer on Substrate)」を解説する。CoWoSの最大の特長はシリコンインターポーザを導入したことだが、では、なぜシリコンインターポーザが優れているのだろうか。シリコンインターポーザに至るまでの課題と併せて説明する。 (1/2)リンクshare.google




    提供元: 日経クロステック

     
    TSMC、半導体チップに水を流し冷却 「CoWoS」採用にらむ TSMCがGPUを収める半導体パッケージの冷却機構に知恵を絞っている。米NVIDIAのGPUの生産を請け負う同社にとって、発熱対策は重要な課題だ。半導体チップに「水路」を設けるという大胆な手法で、AI(人工知能)サーバーの冷却技術に一石を投じる。リンクsearch.app



      • ブログトップ
      • 記事一覧
      • 画像一覧
      Copyright © CyberAgent, Inc. All Rights Reserved.CyberAgent
      • スパムを報告
      • お問い合わせ
      • 利用規約
      • アクセスデータの利用
      • 特定商取引法に基づく表記
      • ヘルプ